實驗五集成觸發(fā)器_第1頁
實驗五集成觸發(fā)器_第2頁
實驗五集成觸發(fā)器_第3頁
實驗五集成觸發(fā)器_第4頁
實驗五集成觸發(fā)器_第5頁
已閱讀5頁,還剩7頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、實驗五 集成觸發(fā)器一、實驗目的 1.掌握D觸發(fā)器和JK觸發(fā)器的邏輯功能。 2.掌握D觸發(fā)器和JK觸發(fā)器功能的測試法 。二、所用器件 雙D觸發(fā)器74LS74、雙JK觸發(fā)器74LS112的管腳排列如圖7.5.1所示。12三、設計要求 1設計測試D觸發(fā)器特性表的實驗步驟。 2設計測試JK觸發(fā)器特性表的實驗步驟。 3利用JK觸發(fā)器構(gòu)成時鐘脈沖的二分頻和四分頻。 4設計將D觸發(fā)器轉(zhuǎn)換為JK觸發(fā)器的電路(用與非門完成轉(zhuǎn)換)。3四、預習要求 1. 熟練掌握觸發(fā)器的邏輯功能及其描述方法,完成設計 任務。 2設計實驗電路的連線圖。五、實驗內(nèi)容 1D觸發(fā)器邏輯功能測試 4 將D觸發(fā)器的VCC端接至+5V電源上,將

2、GND(地端)接到電源的地端,用萬用表檢查集成片上的5V電壓。按圖7.5.2連接電路,按表7.5.1測試D觸發(fā)器的邏輯功能。(1)觀察D觸發(fā)器的置“0”和置“1”功能(表7.5.1中1、2兩項)把檢測結(jié)果填入表7.5.1。5 (2) D觸發(fā)器D端的控制功能(表7.5.1中3、4、5、6項)原狀態(tài)用Qn直接置0端Rd和置1端Sd來改變,但務必注意,在置完原狀態(tài)后,應將強迫置“0”端和強迫置“1”端均置為 “1”態(tài)。6 例如,在做第3項測試時,因為在第2項做完時Q=1,須將Rd端置為“0”,使Q=0,即將初態(tài)置為“0”,然后應將Rd置為“1”,否則,D和CP端都將無法起作用。當D、Qn按表7.5.1中每種狀態(tài)組合時,來一個手動單脈沖(作CP脈沖)后,即得到新狀態(tài)Qn+1,把檢測結(jié)果填入表7.5.1。7 2. JK觸發(fā)器邏輯功能測試 (1) 按圖7.5.3連接電路,按表7.5.2測試JK觸發(fā)器的邏輯功能,方法同上。8(2) 由JK觸發(fā)器構(gòu)成觸發(fā)器 根據(jù)JK觸發(fā)器的特性方Qn+1=J?+?Qn,將它轉(zhuǎn)換為觸發(fā)器的最簡單方法就是令J=K=1,測試電路可參考圖7.5.4,連續(xù)脈沖取自實驗箱,頻率1kHz。用示波器同時觀察CP和Q的波形。注意Q在CP的哪個沿翻轉(zhuǎn),測量它們的頻率關系。在此基礎上,用兩個JK觸發(fā)器構(gòu)成對時鐘脈沖的四分頻電路并加以測試。910 (3) 測試由D觸發(fā)器轉(zhuǎn)換

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論