電子技術(shù)實驗報告(邏輯門電路功能測試與設(shè)計)_第1頁
電子技術(shù)實驗報告(邏輯門電路功能測試與設(shè)計)_第2頁
電子技術(shù)實驗報告(邏輯門電路功能測試與設(shè)計)_第3頁
電子技術(shù)實驗報告(邏輯門電路功能測試與設(shè)計)_第4頁
電子技術(shù)實驗報告(邏輯門電路功能測試與設(shè)計)_第5頁
已閱讀5頁,還剩1頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、電子技術(shù)實驗報告(邏輯門電路 功能測試與設(shè)計)實驗報告(五)課程名稱:電子技術(shù)實驗項目:邏輯門電路功能測試與設(shè)計專業(yè)班級:姓名:座號:09實驗地點:仿真室實驗時間:指導老師:成績:一.實驗?zāi)康模?、掌握用multlsim軟件進行門電路的邏輯功能測試與測試方法2、掌握常用組合邏輯門電路的設(shè)計方法3、實驗內(nèi)容:L與非門邏輯功能測試2.用于非門設(shè)計一個二位輸入的奇偶校驗電路.4、實驗步驟:1 .與非門邏輯功能測試(1) 74LS10D邏輯功能測試創(chuàng)建電路如圖51,電路中門的3個輸入量分別由三個開關(guān)控制,三個開關(guān) 分別由鍵盤按鍵A、B、C控制。設(shè)置方法為:鼠標指向開關(guān)元件,雙擊后進入 Switch的對

2、話框,在Value標題欄的Key項中分別選擇或輸入A、B、C。vcc圖51按下“運行”按鈕,進行電路測試,將測試結(jié)果填入表5.1。輸入邏輯狀態(tài)輸出ABCTTL電位/V1110011100110001表5(2) “門”控制功能的測試“與非叫1控制功能的靜態(tài)測試創(chuàng)建電路如圖52,設(shè)A為信號輸入端,B為控制端。輸出端Z接發(fā)光二極 管并進行狀態(tài)顯示(高電平點亮)。按表5.2進行測試?!芭c非”門控制功能的動態(tài)測試創(chuàng)建電路如圖53, A端輸入CP脈沖,B端輸入“1”、“0”信號,觀察并 記錄輸入輸出波形。vccABZXBZ200111101100011110110表52圖531 - - 11- _12.用與非門設(shè)計一個二位輸入的奇偶校驗電路奇偶校驗電路:檢驗輸入為1的奇偶性,即當輸入1的數(shù)目是奇數(shù)時,輸出 為1;輸入1的數(shù)目為偶數(shù)時,輸出為0。設(shè)計過程為:(1)根據(jù)設(shè)計要求列狀態(tài)表,將本題要求的狀態(tài)表填入表5.3八ABF000010101110表5.3(2)根據(jù)狀態(tài)表寫出邏輯表達式,這里的表達式為(3) 簡化邏輯表達式,簡化結(jié)果為5、實驗總結(jié):與非門,全“1”出“0”見“0”出“1” 門與,全“I”出“I”見"0”出“0” 或,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論