數(shù)字電子技術實驗報告_第1頁
數(shù)字電子技術實驗報告_第2頁
數(shù)字電子技術實驗報告_第3頁
數(shù)字電子技術實驗報告_第4頁
數(shù)字電子技術實驗報告_第5頁
已閱讀5頁,還剩10頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、實驗報告課程名稱數(shù)字電子技術實驗項目門電路邏輯功能及測試、譯碼器及其應用、時序電路測試及研究、集成計數(shù)器及其應用項目一門電路邏輯功能及測試一、實驗目的1、熟悉門電路的邏輯功能。2、熟悉數(shù)字電路實驗裝置的結構、基本功能和使用方法。二、實驗原理用以實現(xiàn)基本邏輯運算和復合邏輯運算的單元電路通稱為門電路。常用的門電路在邏輯功能上有與門、或門、非門、與非門、或非門、與或非門、異或門等幾種?;具壿嬮T可以 分為分立器件電路和集成電路(Integrated Circuit,簡稱IC)兩類。用二極管、三極管和電阻等分立元器件組成的基本邏輯門電路即是分立器件電路。隨著集成電路制造工藝的日益完善,集成電路得到廣泛

2、應用。集成基本邏輯門電路是最簡單、最基本的數(shù)字集成元件, 是構成各種復雜數(shù)字電路的基本邏輯單元,任何復雜的組合電路和時序電路都可用基本邏輯門通過適當?shù)慕M合連接而成。 掌握各種基本邏輯門電路的邏輯功能、工作原理和電氣特性, 對于正確使用數(shù)字集成電路是十分必要的,是數(shù)字技術工作者所必備的基本功之一。門電路的邏輯函數(shù)式分別為:與門Y =AB或門Y =AB非門Y =與非門Y =與非門Y =或非門Y =異或門Y =AB與或非門Y =與門的邏輯功能為“有 0 則0 ,全1 則1”;或門的邏輯功能為“有 1則1 ,全0 則0”; 非門的邏輯功能為輸出與輸入相反;與非門的邏輯功能為“有0 則1 ,全1 則0”

3、;或非門的邏輯功能為“有 1 則0 ,全0 則1”;異或門的邏輯功能為“不同則1 ,相同則 0”。三、實驗內(nèi)容及步驟實驗前先檢查實驗箱電源是否正常。然后選擇實驗用的集成電路連好線,特別注意 Vcc及地線不能接錯。線接好后經(jīng)檢查無誤方可通電實驗。1、集成與非門 74LS20 的邏輯功能測試選用 74LS20 一只。 74LS20 為雙 4 輸入與非門 , 即在一塊集成塊內(nèi)含有二個互相獨立的與非門 ,每個與非門有 4 個輸入端。如圖1-1( a)所示。門的四個輸入端接邏輯電平輸出插口,以提供“ 0”與“ 1”電平信號,開關向上,輸出邏輯“1”,向下為邏輯“ 0”。門的輸出端接由LED 發(fā)光二極管組

4、成的邏輯電平顯示器(又稱0 1 指示器)的顯示插口, LED 亮為邏輯“ 1”, 不亮為邏輯“ 0”。按表 11 逐個測試集成塊中與非門的邏輯功能。74LS20 有 4 個輸入端, 有 16 個最小項, 在實際測試時, 只要通過對輸入1111、0111、1011、1101、1110 五項進行檢測就可判斷其邏輯功能是否正常。圖 1-1(a)74LS20二 4 輸入與非門2、異或門邏輯功能測試。74LS86 為四 2 輸入異或門,即在一塊集成塊內(nèi)含有四個互相獨立的異或門,每個異或門有 2 個輸入端。如圖 1-1(b)所示。 選 2 輸入四異或門電路74LS86,按圖 1-2 接線,輸入端 A 、B

5、、C、D 接邏輯電平輸出插口,輸出端 E、F、Y 接邏輯電平顯示器的顯示插口。 將電平開關按表 1-2 置位,將結果填入表中。圖 1-1( b)74LS86 2 輸入端四異或門圖 1-23、門電路的邏輯變換用與非門組成其他門電路并測試驗證。 組成或非門。插口,以提供“ 0”與“ 1”電平信號,開關向上,輸出邏輯“1”,向下為邏輯“ 0”。門0 1 指示器)的顯示插口,的輸出端接由LED 發(fā)光二極管組成的邏輯電平顯示器(又稱LED 亮為邏輯“ 1”, 不亮為邏輯“ 0”。按表 11 逐個測試集成塊中與非門的邏輯功能。74LS20 有 4 個輸入端, 有 16 個最小項, 在實際測試時, 只要通過

6、對輸入 1111、0111、1011、1101、1110 五項進行檢測就可判斷其邏輯功能是否正常。圖 1-23、門電路的邏輯變換用與非門組成其他門電路并測試驗證。 組成或非門。圖 1-1(a)74LS20二 4 輸入與非門2、異或門邏輯功能測試。74LS86 為四 2 輸入異或門,即在一塊集成塊內(nèi)含有四個互相獨立的異或門,每個異或門有 2 個輸入端。如圖 1-1(b)所示。 選 2 輸入四異或門電路 74LS86,按圖 1-2 接線,輸入端 A、B、C、D 接邏輯電平輸出插口,輸出端 E、F、Y 接邏輯電平顯示器的顯示插口。 將電平開關按表 1-2 置位,將結果填入表中。圖 1-1( b)74

7、LS86 2 輸入端四異或門圖 1-1(a)74LS20二 4 輸入與非門2、異或門邏輯功能測試。74LS86 為四 2 輸入異或門,即在一塊集成塊內(nèi)含有四個互相獨立的異或門,每個異或門有 2 個輸入端。如圖 1-1(b)所示。 選 2 輸入四異或門電路 74LS86,按圖 1-2 接線,輸入端 A、B、C、D 接邏輯電平輸出插口,輸出端 E、F、Y 接邏輯電平顯示器的顯示插口。 將電平開關按表 1-2 置位,將結果填入表中。圖 1-1( b)74LS86 2 輸入端四異或門圖 1-1(a)74LS20二 4 輸入與非門2、異或門邏輯功能測試。74LS86 為四 2 輸入異或門,即在一塊集成塊

8、內(nèi)含有四個互相獨立的異或門,每個異或門有 2 個輸入端。如圖 1-1(b)所示。 選 2 輸入四異或門電路 74LS86,按圖 1-2 接線,輸入端 A、B、C、D 接邏輯電平輸出插口,輸出端 E、F、Y 接邏輯電平顯示器的顯示插口。 將電平開關按表 1-2 置位,將結果填入表中。圖 1-1( b)74LS86 2 輸入端四異或門圖 1-1(a)74LS20二 4 輸入與非門2、異或門邏輯功能測試。74LS86 為四 2 輸入異或門,即在一塊集成塊內(nèi)含有四個互相獨立的異或門,每個異或門有 2 個輸入端。如圖 1-1(b)所示。 選 2 輸入四異或門電路 74LS86,按圖 1-2 接線,輸入端

9、 A、B、C、D 接邏輯電平輸出插口,輸出端 E、F、Y 接邏輯電平顯示器的顯示插口。 將電平開關按表 1-2 置位,將結果填入表中。圖 1-1( b)74LS86 2 輸入端四異或門圖 1-1(a)74LS20二 4 輸入與非門2、異或門邏輯功能測試。74LS86 為四 2 輸入異或門,即在一塊集成塊內(nèi)含有四個互相獨立的異或門,每個異或門有 2 個輸入端。如圖 1-1(b)所示。 選 2 輸入四異或門電路 74LS86,按圖 1-2 接線,輸入端 A、B、C、D 接邏輯電平輸出插口,輸出端 E、F、Y 接邏輯電平顯示器的顯示插口。 將電平開關按表 1-2 置位,將結果填入表中。圖 1-1(

10、b)74LS86 2 輸入端四異或門圖 1-1(a)74LS20二 4 輸入與非門2、異或門邏輯功能測試。74LS86 為四 2 輸入異或門,即在一塊集成塊內(nèi)含有四個互相獨立的異或門,每個異或門有 2 個輸入端。如圖 1-1(b)所示。 選 2 輸入四異或門電路 74LS86,按圖 1-2 接線,輸入端 A、B、C、D 接邏輯電平輸出插口,輸出端 E、F、Y 接邏輯電平顯示器的顯示插口。 將電平開關按表 1-2 置位,將結果填入表中。圖 1-1( b)74LS86 2 輸入端四異或門圖 1-1(a)74LS20二 4 輸入與非門2、異或門邏輯功能測試。74LS86 為四 2 輸入異或門,即在一

11、塊集成塊內(nèi)含有四個互相獨立的異或門,每個異或門有 2 個輸入端。如圖 1-1(b)所示。 選 2 輸入四異或門電路 74LS86,按圖 1-2 接線,輸入端 A、B、C、D 接邏輯電平輸出插口,輸出端 E、F、Y 接邏輯電平顯示器的顯示插口。 將電平開關按表 1-2 置位,將結果填入表中。圖 1-1( b)74LS86 2 輸入端四異或門圖 1-1(a)74LS20二 4 輸入與非門2、異或門邏輯功能測試。74LS86 為四 2 輸入異或門,即在一塊集成塊內(nèi)含有四個互相獨立的異或門,每個異或門有 2 個輸入端。如圖 1-1(b)所示。 選 2 輸入四異或門電路 74LS86,按圖 1-2 接線

12、,輸入端 A、B、C、D 接邏輯電平輸出插口,輸出端 E、F、Y 接邏輯電平顯示器的顯示插口。 將電平開關按表 1-2 置位,將結果填入表中。圖 1-1( b)74LS86 2 輸入端四異或門圖 1-1(a)74LS20二 4 輸入與非門2、異或門邏輯功能測試。74LS86 為四 2 輸入異或門,即在一塊集成塊內(nèi)含有四個互相獨立的異或門,每個異或門有 2 個輸入端。如圖 1-1(b)所示。 選 2 輸入四異或門電路 74LS86,按圖 1-2 接線,輸入端 A、B、C、D 接邏輯電平輸出插口,輸出端 E、F、Y 接邏輯電平顯示器的顯示插口。 將電平開關按表 1-2 置位,將結果填入表中。圖 1

13、-1( b)74LS86 2 輸入端四異或門圖 1-1(a)74LS20二 4 輸入與非門2、異或門邏輯功能測試。74LS86 為四 2 輸入異或門,即在一塊集成塊內(nèi)含有四個互相獨立的異或門,每個異或門有 2 個輸入端。如圖 1-1(b)所示。 選 2 輸入四異或門電路 74LS86,按圖 1-2 接線,輸入端 A、B、C、D 接邏輯電平輸出插口,輸出端 E、F、Y 接邏輯電平顯示器的顯示插口。 將電平開關按表 1-2 置位,將結果填入表中。圖 1-1( b)74LS86 2 輸入端四異或門圖 1-1(a)74LS20二 4 輸入與非門2、異或門邏輯功能測試。74LS86 為四 2 輸入異或門

14、,即在一塊集成塊內(nèi)含有四個互相獨立的異或門,每個異或門有 2 個輸入端。如圖 1-1(b)所示。 選 2 輸入四異或門電路 74LS86,按圖 1-2 接線,輸入端 A、B、C、D 接邏輯電平輸出插口,輸出端 E、F、Y 接邏輯電平顯示器的顯示插口。 將電平開關按表 1-2 置位,將結果填入表中。圖 1-1( b)74LS86 2 輸入端四異或門圖 1-1(a)74LS20二 4 輸入與非門2、異或門邏輯功能測試。74LS86 為四 2 輸入異或門,即在一塊集成塊內(nèi)含有四個互相獨立的異或門,每個異或門有 2 個輸入端。如圖 1-1(b)所示。 選 2 輸入四異或門電路 74LS86,按圖 1-2 接線,輸入端 A、B、C、D 接邏輯電平輸出插口,輸出端 E、F、Y 接邏輯電平顯示器的顯示插口。 將電平開關按表 1-2 置位,將結果填入表中。圖 1-1( b)74LS86 2 輸入端四異或門

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論