數(shù)字電子技術(shù)項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試課件_第1頁(yè)
數(shù)字電子技術(shù)項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試課件_第2頁(yè)
數(shù)字電子技術(shù)項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試課件_第3頁(yè)
數(shù)字電子技術(shù)項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試課件_第4頁(yè)
數(shù)字電子技術(shù)項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試課件_第5頁(yè)
已閱讀5頁(yè),還剩13頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

數(shù)字電子技術(shù)

項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試

項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試任務(wù)1-1門電路邏輯功能測(cè)試1.1.1與、或、非基本門電路邏輯功能測(cè)試(2課時(shí))1.1.2復(fù)合門電路邏輯功能仿真測(cè)試(4課時(shí))1.1.3TTL和CMOS特殊門電路邏輯功能測(cè)試

(4課時(shí))任務(wù)1-2兩位加法器電路的設(shè)計(jì)與測(cè)試1-2-1門電路構(gòu)成的組合邏輯電路功能測(cè)試

(6課時(shí))1-2-2門電路構(gòu)成的組合邏輯電路的設(shè)計(jì)與測(cè)試

(6課時(shí))1-2-3兩位加法器電路的設(shè)計(jì)與測(cè)試

(2課時(shí))

在二值邏輯函數(shù)中,最基本的邏輯運(yùn)算有與(AND)、或(OR)、非(NOT)三種邏輯運(yùn)算。1、與運(yùn)算

與運(yùn)算也叫邏輯乘或邏輯與,即當(dāng)所有的條件都滿足時(shí),事件才會(huì)發(fā)生,即“缺一不可”。

如圖1.4所示電路,兩個(gè)串聯(lián)的開關(guān)控制一盞燈就是與邏輯事例,只有開關(guān)A、B同時(shí)閉合時(shí)燈才會(huì)亮。任務(wù)1-1門電路邏輯功能測(cè)試1-1-1與、或、非基本門電路邏輯功能測(cè)試【知識(shí)掃描】邏輯代數(shù)中的基本運(yùn)算項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試

設(shè)開關(guān)閉合用“1”表示,斷開用“0”表示;燈亮用“1”表示,燈滅用“0”表示(邏輯賦值),則可得到表1-1所示的輸入輸出的邏輯關(guān)系,稱為真值表。

從表中可知,其邏輯規(guī)律服從“有0出0,全1才出1”這種與邏輯可以寫成下面的表達(dá)式:

稱為與邏輯式,這種運(yùn)算稱為與運(yùn)算。項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試1-1-1與、或、非基本門電路邏輯功能測(cè)試【知識(shí)掃描】邏輯代數(shù)中的基本運(yùn)算也可以用圖1.2表示與邏輯,稱為邏輯門或邏輯符號(hào),實(shí)現(xiàn)與邏輯運(yùn)算的門電路稱為與門。2、或運(yùn)算或運(yùn)算也叫邏輯加或邏輯或,即當(dāng)其中一個(gè)條件滿足時(shí),事件就會(huì)發(fā)生,即“有一即可”。若有n個(gè)邏輯變量做與運(yùn)算,其邏輯式可表示為項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試1-1-1與、或、非基本門電路邏輯功能測(cè)試【知識(shí)掃描】邏輯代數(shù)中的基本運(yùn)算

用與前面相同的邏輯賦值同樣也可得到其真值表如表2.2.2所示,其邏輯規(guī)律服從“有1出1,全0才出0”。

其邏輯式為上式說明:當(dāng)邏輯變量A、B有一個(gè)為1時(shí),邏輯函數(shù)輸出Y就為1。只有A、B全為0,Y才為0。如圖1.3所示電路,兩個(gè)并聯(lián)的開關(guān)控制一盞燈就是或邏輯實(shí)例,只要開關(guān)A、B有一個(gè)閉合時(shí)燈就會(huì)亮。1-1-1與、或、非基本門電路邏輯功能測(cè)試【知識(shí)掃描】邏輯代數(shù)中的基本運(yùn)算項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試其邏輯門符號(hào)如圖1.4所示,實(shí)現(xiàn)或邏輯運(yùn)算的門電路稱為或門.若有n個(gè)邏輯變量做或運(yùn)算,其邏輯式可表示為:條件具備時(shí),事件不發(fā)生;條件不具備時(shí),事件發(fā)生,這種因果關(guān)系叫做邏輯非,也稱邏輯求反。3.非邏輯運(yùn)算1-1-1與、或、非基本門電路邏輯功能測(cè)試【知識(shí)掃描】邏輯代數(shù)中的基本運(yùn)算項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試如圖1.5所示電路,一個(gè)開關(guān)控制一盞燈就是非邏輯事例,當(dāng)開關(guān)A閉合時(shí)燈就不亮。非邏輯運(yùn)算也叫邏輯非或非運(yùn)算、反相運(yùn)算,即輸出變量是輸入變量的相反狀態(tài)。其邏輯式為用與前面相同的邏輯賦值同樣也可得到其真值表如表1.3所示1-1-1與、或、非基本門電路邏輯功能測(cè)試【知識(shí)掃描】邏輯代數(shù)中的基本運(yùn)算項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試其邏輯門符號(hào)如圖1.6所示,實(shí)現(xiàn)非邏輯運(yùn)算的門電路稱為非門。1-1-1與、或、非基本門電路邏輯功能測(cè)試【器件認(rèn)知】基本門電路的邏輯符號(hào)和集成電路管腳排列項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試數(shù)字集成電路的分類方式有很多種:1.按電路邏輯功能的不同,可以分為組合邏輯電路和時(shí)序邏輯電路。2.按集成電路的大小規(guī)模不同又分為小規(guī)模集成電路(SSI)、中規(guī)模集成電路(MSI)、大規(guī)模集成電路(LSI)和超大規(guī)模集成電路(VLSI)。具體分類見表1-4。1-1-1與、或、非基本門電路邏輯功能測(cè)試【器件認(rèn)知】基本門電路的邏輯符號(hào)和集成電路管腳排列項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試3.按電路所用器件的不同,又可分為單極性電路和雙極性電路。最常用的單極性電路是CMOS(ComplementarySymmetryMetalOxideSemiconductor)電路,最常用的雙極性電路是TTL(Transistor-Transistor-Logic)電路。集成電路封裝形式有很多種,小規(guī)模和中規(guī)模集成電路主要有雙列直插和貼片式。如圖1-10。1-1-1與、或、非基本門電路邏輯功能測(cè)試【器件認(rèn)知】基本門電路的邏輯符號(hào)和集成電路管腳排列項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試1-1-1與、或、非基本門電路邏輯功能測(cè)試【工作任務(wù)1-1-1】基本門電路邏輯功能測(cè)試項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試【實(shí)驗(yàn)認(rèn)知】數(shù)字電路實(shí)驗(yàn)裝置簡(jiǎn)介(一)輸入電路,如圖1-13所示,共有8路輸入,S1~S8為8路輸入開關(guān),當(dāng)按下時(shí)則H1~H8輸出為高電平;若沒有按下時(shí),H1~H8輸出為低電平;用該部分電路產(chǎn)生高、低電平,提供測(cè)試時(shí)數(shù)字電路所需的輸入電平。1-1-1與、或、非基本門電路邏輯功能測(cè)試【工作任務(wù)1-1-1】基本門電路邏輯功能測(cè)試項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試【實(shí)驗(yàn)認(rèn)知】數(shù)字電路實(shí)驗(yàn)裝置簡(jiǎn)介(一)指示電路,如圖1-14所示,圖中共有8路指示電路,電平從HQ1~HQ8分別輸入,若輸入高電平時(shí),發(fā)光二極管LED1~LED8亮,否則發(fā)光二極管不亮。用該電路作為數(shù)字電路的指示電路,測(cè)量數(shù)字電路中的電平高或低。(燈亮為高電平、燈滅為低電平)。1-1-1與、或、非基本門電路邏輯功能測(cè)試【工作任務(wù)1-1-1】基本門電路邏輯功能測(cè)試項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試【實(shí)驗(yàn)認(rèn)知】數(shù)字電路實(shí)驗(yàn)裝置簡(jiǎn)介(一)集成電路測(cè)試工作區(qū),如圖1-15所示,電路中共有2個(gè)集成電路插座,其中D1為14腳集成電路插座,D2為16腳集成電路插座。1-1-1與、或、非基本門電路邏輯功能測(cè)試項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試【工作任務(wù)1-1-1】基本門電路邏輯功能測(cè)試1-1-1與、或、非基本門電路邏輯功能測(cè)試項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試【工作任務(wù)1-1-1】基本門電路邏輯功能測(cè)試1-1-1與、或、非基本門電路邏輯功能測(cè)試項(xiàng)目1簡(jiǎn)單加法器電路設(shè)計(jì)與測(cè)試【工作任務(wù)1-1-1】基本門電路邏輯功能測(cè)試74LS08邏輯功能測(cè)試、74LS32邏輯功能測(cè)試按

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論